如何实现乒乓球如何发球操作

乒乓缓存结构的实现 [问题点数:20分,结帖人clove527]

用dsp与DDR2(两片)可以实现乒乓缓存结构吗?怎么去实现呢?我用的是DM648的一个评估板,用于实时图像处理,板上与dsp借了两片DDR2 ,请高手指点~硬件才接触,不是很懂~

乒乓结构在对于软件来说是个通用技术,与硬件无关,分配两块内存即可。

乒乓结构在对于软件来说是个通用技术,与硬件无关,分配两块内存即可。

这可不对,乒乓结构一般是硬件数据采集先用一块内存,存满后告诉软件读取这块内存,这期间硬件用另一块内存不中断数据采集,存满后告诉软件读取。这样内存来回存取,这就叫乒乓结构。

你说的是硬件,我说的是软件。

硬件上必须要两个物理存储,分时操作。软件上可以用统一的空间,分配两个不同的内存进行分时操作。

单个dsp只有一个内存控制器,所以不可能做到硬件上的乒乓,而只能在软件层面进行乒乓操作。

我现在是dsp有32位的地址线,DDR2只有16位,分别接高16位和低16位,请问这样还能实现乒乓吗?

你说的是硬件,我说的是软件。

硬件上必须要两个物理存储,分时操作。软件上可以用统一的空间,分配两个不同的内存进行分时操作。

单个dsp只有一个内存控制器,所以不可能做到硬件上的乒乓,而只能在软件层面进行乒乓操作。

我现在是dsp有32位的地址线,DDR2只有16位,分别接高16位和低16位,请问这样还能软件实现乒乓吗?

你说的是硬件,我说的是软件。

硬件上必须要两个物理存储,分时操作。软件上可以用统一的空间,分配两个不同的内存进行分时操作。

单个dsp只有一个内存控制器,所以不可能做到硬件上的乒乓,而只能在软件层面进行乒乓操作。

这么说吧,乒乓操作必须是两个主体的分时操作,一个操作这块内存时,另一个操作那块,完了再换过来操作。内存块的切换控制要由外部硬件控制,不由dsp控制,所以跟DSP有多少内存控制器无关。而且乒乓操作DSP一般用DMA方式进行。


你说的是硬件,我说的是软件。

硬件上必须要两个物理存储,分时操作。软件上可以用统一的空间,分配两个不同的内存进行分时操作。

单个dsp只有一个内存控制器,所以不可能做到硬件上的乒乓,而只能在软件层面进行乒乓操作。


我现在是dsp有32位的地址线,DDR2只有16位,分别接高16位和低16位,请问这样还能软件实现乒乓吗?

你说的是硬件,我说的是软件。

硬件上必须要两个物理存储,分时操作。软件上可以用统一的空间,分配两个不同的内存进行分时操作。

单个dsp只有一个内存控制器,所以不可能做到硬件上的乒乓,而只能在软件层面进行乒乓操作。


我现在是dsp有32位的地址线,DDR2只有16位,分别接高16位和低16位,请问这样还能软件实现乒乓吗?[/quote}

同学,概念错误了。DDR2只有16位地址线(64k)?哪有那么小的DDR2?


乒乓操作要两块物理隔离的内存块,还要一个控制器,一般用CPLD或FPGA实现。
匿名用户不能发表回复!
乒乓操作的处理流程为:输入数据通过“输入数据选择单元"将数据等时分配到两个数据缓冲模块中,在第一个缓冲周期,将输入的数据流缓存到“数据缓冲模块1"中,在第二个缓冲周期,通过“输入数据单元”切换,将输入的数据缓存到“数据缓冲模块2’’,同时将“数据缓冲模块1”缓存的第一个周期数据通过“数据选择单元”的选择,送到“数据流运算处理模块’’进行处理,在第三个缓冲周期通过“输入数据选择单元"的再次切换,将输入的数据流缓存到“数据缓冲模块1”中,同时将“数据缓冲模块2”缓存的第二个周期的数据通过“输出数据选择单元”的切换,送到“数据流运算处理模块”进行运算处理。如此循环。
高速DSP图像处理系统中的乒乓缓存结构研究
本代码主要是关于乒乓操作,多buf缓冲的verilog的代码实现,其中包括了跨时钟域的解决方法
Cache——缓存缓存是临时存放数据的区域,缓存的运行速度比内存快得多,设计好一个缓存结构能够帮助我们更快地运行程序。 进来在阿里面试的时候也遇到设计一个缓存的问题,同时leetcode和Hihocoder上都出现了设计缓存的问题,因此特此整理出来以便后续回忆。设计思路本文将最为常见的缓存的设计思路,学习操作系统的时候,我们直到一个内存置换的算法:LRU(Least
数据读写的乒乓操作 文中一部分从其他博客中学习到,加入了自己实际应用的过程。 在重要数据的解帧与处理过程中,为了确保数据的实时性与可靠性,我们一般对收到的数据存储到芯片的RAM或Flash(掉电数据恢复)中进行处理,一般对内存的读写采用乒乓的方式读写。 列如Flash中空闲的两块Flash或RAM中两个不同的地址存储关键帧信息, 针对Flash 两个Bank为BankA
注:本博文将讲解一个FPGA设计图像处理系统实例,此实例的功能为高速追踪乒乓球。读者可以参考本博文的算法思路、工程框架,但博主并不提供工程。 当前,实用的图像处理系统都要求高速处理。目前广泛采用软件进行处理,但软件处理存在速度、成本的问题。近年来,随着现成可编程门阵列FPGA的发展,为提高图像处理系统的性能提供了新的思路和方法。FPGA的并行特性所带来的高速性,以及低成本低功耗等特性,都是计算机

ram的读写,使用状态机完成,两片ram实现乒乓操作

  • 请点击右侧的分享按钮,把本代码分享到各社交媒体。
  • 通过您的分享链接访问Codeforge,每来2个新的IP,您将获得0.1 积分的奖励。
  • 通过您的分享链接,每成功注册一个用户,该用户在Codeforge上所获得的每1个积分,您都将获得0.2 积分的分成奖励。
温馨提示: 点击源码文件名可预览文件内容哦 ^_^ ...
(提交有效评论获得积分)

评论内容不能少于15个字,不要超出160个字。

我要回帖

更多关于 乒乓球如何接旋转球 的文章

 

随机推荐